bit-shiftの部分一致の例文一覧と使い方
該当件数 : 374件
A bit shift section 130 applies bit shift to DCT coefficients according to the gradual shift map.例文帳に追加
ビットシフト部130は、段階的シフトマップに従ってDCT係数をビットシフトする。 - 特許庁
The ground around you starts to shift just a little bit.例文帳に追加
周りがほんの少しずつ変わり始めます - 映画・海外ドラマ英語字幕翻訳辞書
P channel/Q channel for correctly demodulating phase modulated signal (PCH/QCH) bit shift parts 5 and 6 convert the data into an M bit smaller than the N bit by bit shifting the N bit amplitude data only for the number of shift bits.例文帳に追加
PCH/QCH用ビットシフト部5、6は、そのシフトビット数だけNビットの振幅データをビットシフトすることによりNビットよりも少ないMビットに変換する。 - 特許庁
A shift volume determining unit 176 determines a bit shift volume from the two power sum M.例文帳に追加
シフト量決定部176は、2べき和値Mからビットシフト量を決定する。 - 特許庁
A shift register 12 receives serial data DATA and shifts one bit by one bit for every edge of the bit clock BCK.例文帳に追加
シフトレジスタ12は、シリアルデータDATAを受け、ビットクロックBCKのエッジごとに1ビットずつシフトする。 - 特許庁
A shift bit number detection part 7 detects the number of bits where '0' continues from a higher order that eliminates a sign bit out of inputted N bit amplitude data as a shift bit number.例文帳に追加
シフトビット数検出部7は、入力されたNビットの振幅データのうちの、サインビットを除いた上位から”0”が連続しているビット数をシフトビット数として検出する。 - 特許庁
To solve a problem that undesirable shift such as nonlinear bit shift degrades performance of a PRML channel.例文帳に追加
非線形ビット・シフトなどの望ましくないシフトは、PRMLチャネルの性能を劣化させる。 - 特許庁
The bit selection control circuit 20 consists of a timing generating section 21, a maximum value storage section 22, a bit shift section 23, a decision/count section 24, and a bit shift section 25.例文帳に追加
ビット選択制御回路20は、タイミング発生部21、最大値保持部22、ビットシフト部23、判定/計数部24、ビットシフト部25から成る。 - 特許庁
As a result of the round-off processing, shift information SHIFT of a lower order (16-n) bit of an abandoned unspecified area B is stored in a memory area 21-1.例文帳に追加
丸め処理の結果、捨てられた非特定領域Bの下位(16−n)bitのシフト情報SHIFTは、メモリ領域21−1に格納される。 - 特許庁
A shift instruction includes a field rs where a bit shift amount is designated and a field nosh where a bit area is designated to inhibit the shift.例文帳に追加
ビットシフト量を指定するフィールドrsと、シフトを禁止するビット領域を指定するフィールドnoshとを有するシフト命令を設けた。 - 特許庁
A bit string belonging to a specified region specified by a region specifying unit 103 is shifted in bit by a prescribed bit shift amount.例文帳に追加
次に、領域指定部103で指定された領域に属するビット列が所定シフト量だけビットシフトする。 - 特許庁
The result of this 1-bit shift to the right is the DC coefficient.例文帳に追加
この1ビット右シフト結果が、DC変換係数となる。 - 特許庁
The high-speed arithmetic- operation can be performed by integer product sum and bit shift.例文帳に追加
整数積和とビットシフトで高速演算を可能にする。 - 特許庁
In this case, the multiplication is realized by bit shift and addition.例文帳に追加
この場合、上記乗算はビットシフトと加算で実現する。 - 特許庁
The result of this one-bit right shift defines a DC transformation coefficient.例文帳に追加
この1ビット右シフト結果が、DC変換係数となる。 - 特許庁
When the bit shift is present, a HOLD signal 105 is generated in accordance with the amount of the bit shift, and input to a data selection circuit 119.例文帳に追加
ビットずれがある場合は、そのビットずれ量に応じてHOLD信号105を生成し、データ選択回路119に入力する。 - 特許庁
ARITHMETIC RIGHT SHIFT DEVICE FOR NEGATIVE NUMBER HAVING MOST SIGNIFICANT BIT OF 1例文帳に追加
最上位ビットが1である負数の算術右シフト装置 - 特許庁
Furthermore, an adder 23 sums the value H-(l,kp,l) and the output of the bit shift circuit 22, a bit shift circuit 25 shifts the obtained sum by one bit to obtain a value H-(l+1,kp,l+1).例文帳に追加
また、H~(l,k_p,l)とビットシフト回路22の出力を加算器23で加算し、ビットシフト回路25でビットシフトしてH~(l+1,k_p,l+1)を得る。 - 特許庁
A bit shift means 4 shifts the bit of digital data to be multiplied by the tap gains which is a center only for the necessary number of bits for generating bit shift data BS.例文帳に追加
ビットシフト手段4は、中心となるタップゲインに乗算されるディジタルデータを、必要なビット数だけビットシフトを行って、ビットシフトデータBSを生成する。 - 特許庁
A bit shift part performs bit shift processing in which a shift amount is different between the bit string of the predetermined point and a bit string of a point other than the point for the bit string of the butterfly operation result in a predetermined stage in the butterfly operating part.例文帳に追加
ビットシフト部は、前記バタフライ演算部における予め定めた段階のバタフライ演算結果のビット列について、予め定めた前記ポイントのビット列と、該ポイント以外のポイントのビット列と、でシフト量が異なるビットシフト処理を行う。 - 特許庁
An n-bit (n: positive integer) multiplier shift register 4 holds an n-bit multiplier and shifts it to the LSB, bit by bit synchronously with a clock signal.例文帳に追加
nビット(nは正の整数)の乗数シフトレジスタ4はnビットの乗数を保持しクロック信号に同期してLSBへ1ビットづつシフトする。 - 特許庁
A shift register 24 for ENA transfer is a 16-bit register corresponding to nozzles 150 for every bit.例文帳に追加
ENA転送用シフトレジスタ24は各ビット毎にノズル150に対応した16ビットレジスタである。 - 特許庁
A multiplier performs 1-16-bit barrel shift of a 16-bit operand or an (N×16)-bit chain operand by means of a 4-16-bit decoder 35.例文帳に追加
4−16ビットのデコーダ35により、乗算器は16ビットのオペランドまたは(N×16)ビットのチェーンオペランドに対して1−16ビットのバレルシフトを行う。 - 特許庁
Similarly, an adder 24 sums the value H-(l+4,kp,l+4) and the output of the bit shift circuit 22, and a bit shift circuit 26 shifts the obtained sum by one bit to obtain a value H-(l+3,kp,l+3).例文帳に追加
同様に、H~(l+4,k_p,l+4)とビットシフト回路22の出力を加算器24で加算し、ビットシフト回路26でビットシフトしてH~(l+3,k_p,l+3)を得る。 - 特許庁
To shift bit numbers of digital signals in a random order by a switching circuit.例文帳に追加
スイッチ回路によりデジタル信号のビット番号をランダムに入れ替える。 - 特許庁
The bit shift processing circuit 5 applies bit shift processing equivalent to an arithmetic processing of multiplying 2n by each pixel value according to received weight amount data.例文帳に追加
ビットシフト処理回路5は、供給される重み量データに従って、各画素値を2^n 倍する演算処理に相当するビットシフト処理を行う。 - 特許庁
JPEG lossless encoding is executed to the high order side bit data and a bit shift operation/ packing processing to two pixels is executed to the low order bit data.例文帳に追加
上位側ビットデータにはJPEGロスレス符号化が、下位側ビットデータには2画素宛のビットシフト演算/パッキング処理が施される。 - 特許庁
The computing unit 122 adds an one-bit parity bit D123 stored on a shift register 123 to the information bits D122-1 to D122-7 to obtain a new one-bit parity bit D124 responsible for the LDPC code for storage in the shift register 123.例文帳に追加
演算器122は、情報ビットD122-1乃至D122-7と、シフトレジスタ123に記憶された1ビットのパリティビットD123とを加算することにより、LDPC符号の新たな1ビットのパリティビットD124を求め、シフトレジスタ123に記憶させる。 - 特許庁
For example, a high-order/low-order bit selection section 272 extracts a low-order bit side for black shading and extracts a high-order bit side for white shading through bit shift operation.例文帳に追加
たとえば、上位・下位ビット選択部272は、ビットシフト操作により、黒シェーディング用には下位ビット側を抽出し、白シェーディング用には上位ビット側を抽出する。 - 特許庁
It creates the selection number bit map which does not select the inactive output destination by carrying out bit shift operation of the selection number bit map referring to an output destination state bit map.例文帳に追加
出力先状態ビットマップを参照し、選択番号ビットマップをビットシフト演算することにより、不活性出力先を選択しない選択番号ビットマップを生成する。 - 特許庁
A data re-conversion part 13 converts the inverse of the intermediate data into the inverse of the input data by a second bit shift operation corresponding to the first bit shift operation.例文帳に追加
データ再変換部13は、第1のビットシフト操作に対応した第2のビットシフト操作により、中間データの逆数を入力データの逆数に変換する。 - 特許庁
A shift amount calculation circuit 11 counts the bit number of '0' continued from the uppermost bit for parallel data a, and outputs shift amount data b.例文帳に追加
シフト量算出回路11は並列データaに対して、最上位ビットから連続する“0”のビット数を計数し、シフト量データbを出力する。 - 特許庁
When the index is detected so as to detect a bit shift, all succeeding data inside the same packet are shifted by the same bit number as the shift of the index.例文帳に追加
もしインデクスが検出され、ビットシフトが発見されると、同じパケット内の引き続くすべてのデータが、インデクスのシフトと同じビット数だけシフトされる。 - 特許庁
The semiconductor memory device includes a level shift means that performs level shift of the potential of bit lines when a sense amplifier 3 starts reading out the potential of a pair of bit lines, BL and BL_B.例文帳に追加
半導体記憶装置は、センスアンプ3がビット線対BL、BL_Bの電位の読み出しを開始するときのビット線の電位をレベルシフトさせるレベルシフト手段を備える。 - 特許庁
A bit-shift circuit gives the bit-shift-amount required to converge a feedback loop to the digital control data to the digital control oscillator.例文帳に追加
ビット・シフト回路は、ディジタル制御発振器へのディジタル制御データに対し、当該帰還ループを収束させるために必要となるビット・シフト量を与える。 - 特許庁
A bit shift section 53 shifts an addition result by two bits in the descendant direction to obtain 8-bit output image data Dout.例文帳に追加
ビットシフト部53は、加算結果を下位方向に2ビット分シフトして8ビットの出力画像データDout を得る。 - 特許庁
A bit weighting section 103 calculates a bit weighting coefficient on the basis of the phase shift according to the characteristic of a gray code.例文帳に追加
ビット重み付け部103で、グレイ符号の特性に基づいて、位相ズレからビット重み付け係数を算出する。 - 特許庁
Bit shifters 317, 327 respectively shift each bit in the right direction so as to perform arithmetic processing for calculating a half of each added value.例文帳に追加
ビットシフタ317、327は、加算された値を1/2に演算処理するために、各ビットを右方向にシフトする。 - 特許庁
Here at least one bit is selectively phase-shifted, in accordance with the bit-wise phase shift signal (406).例文帳に追加
ここでは、少なくとも1つのビットは、ビット毎移相信号に従って選択的に移相される(406)。 - 特許庁
A bit-shift-add- reducing part 10 transacts several kinds of bit-shift to an output data of the bit-shift-reducing part, and processes so that an input signal is changed to be an output of (2p-1)/2p-2p-(2p-1-1)/2p by adding each of the outputs.例文帳に追加
ビットシフト加算減衰部10はビットシフト減衰部2の出力データに対して数種類のビットシフトを行い、それぞれの出力を加算することにより入力信号を(2^p-1)/2^p〜2^p-(2^p-1-1)/2^pの出力となる処理をする。 - 特許庁
A correlation is found between a high-velocity codel 9 generated in the master device and a high-velocity code 9 generated in the slaved device, and a bit shift is carried out, until a peak is detected by a bit shift controller 19 and until the phase shift becomes within one bit.例文帳に追加
また、マスタ装置で生成する高速送信符号9と、スレーブ装置データ生成する高速符号9との相関をとり、ビットシフト制御器19でピークが検出でき、位相ずれが1ビット以内となるまでビットシフトを行う。 - 特許庁
To provide a data collection system not requiring shift operation of a bit in a transfer device.例文帳に追加
転送装置にてビットのシフト操作が不要なデータ収集システムを得ること。 - 特許庁
To provide a data distribution system unnecessary to perform a bit shift operation in a transfer device.例文帳に追加
転送装置にてビットのシフト操作が不要なデータ分配システムを得ること。 - 特許庁
A bit-shift-reducing part 2 shifts n bit digital data of a wave making device 1 one by one, and reduces an amplitude to 1/2.例文帳に追加
ビットシフト減衰部2は波形発生装置1のnビットデジタルデータを1ビットづつシフトして、振幅を1/2^kに減衰する。 - 特許庁
Bit strings Sj from a first shift register 11 are output to an AND gate circuit 13 in the order of the highest bit.例文帳に追加
第1シフトレジスタ11からのビット列Sjは、最上位ビットから順にアンドゲート回路13に出力される。 - 特許庁
A shift amount determination section 176 determines a power exponent (x) of the value B (= 2^x) of the power of 2 as bit shift amount.例文帳に追加
シフト量決定部176は、2のべき乗値B(=2^x)のべき指数xをビットシフト量として決定する。 - 特許庁
The frequency divider 25 comprises a 16-bit shift register and loads an initial value of the initial value setting section 24 by an output of the edge detection section 23 to carry out 16-bit shift operations.例文帳に追加
分周器25は16ビットのシフトレジスタで、エッジ検出部23の出力により初期値設定部24の初期値をロードし、16ビットのシフト動作を行う。 - 特許庁
The second shifter 15 applies bit-shift to the total sum of the shift values outputted from the second total sum arithmetic circuit 14 in the direction of the least significant bit by n times and outputs the result as an average value.例文帳に追加
第2シフタ15は、第2総和演算回路14から出力されたシフト値の総和を下位桁方向にn回ビットシフトして、平均値として出力する。 - 特許庁
JESC: Japanese-English Subtitle Corpus映画・海外ドラマ英語字幕翻訳辞書のコンテンツは、特に明示されている場合を除いて、次のライセンスに従います: Creative Commons Attribution-ShareAlike 4.0 International (CC BY-SA 4.0) |
| Copyright © Japan Patent office. All Rights Reserved. |
| Copyright (c) 株式会社 高電社 All rights reserved. |
|
ログイン |
Weblio会員(無料)になると
|
|
ログイン |
Weblio会員(無料)になると
|
Creative Commons Attribution-ShareAlike 4.0 International (CC BY-SA 4.0)