1153万例文収録!

「Mis」に関連した英語例文の一覧と使い方 - Weblio英語例文検索


小窓モード

プレミアム

ログイン
設定

設定


セーフサーチ:オン

不適切な検索結果を除外する

不適切な検索結果を除外しない

セーフサーチについて

Misを含む例文一覧と使い方

該当件数 : 1044



例文

MIS TRANSISTOR例文帳に追加

MISトランジスタ - 特許庁

COMPLEMENTARY MIS DEVICE例文帳に追加

相補型MIS装置 - 特許庁

a mis-shapen character 例文帳に追加

形が正しくない字 - EDR日英対訳辞書

MIS SEMICONDUCTOR DEVICE例文帳に追加

MIS半導体装置 - 特許庁

例文

MIS CAPACITOR AND MIS CAPACITOR FORMATION METHOD例文帳に追加

MISキャパシタおよびMISキャパシタ作成方法 - 特許庁


例文

MIS TYPE SEMICONDUCTOR DEVICE例文帳に追加

MIS型半導体装置 - 特許庁

SHIFT LEVER MIS-OPERATION PREVENTION DEVICE例文帳に追加

シフトレバー誤操作防止装置 - 特許庁

GALLIUM NITRIDE BASED MIS TRANSISTOR例文帳に追加

窒化ガリウム系MISトランジスタ - 特許庁

LASER MIS-LIGHTING PREVENTING CIRCUIT例文帳に追加

レーザー誤点灯防止回路 - 特許庁

例文

Para reunirse con mis amigos en saintgermain.例文帳に追加

サンジェルマンの友人に 会いに - 映画・海外ドラマ英語字幕翻訳辞書

例文

MIS type semiconductor device, comprising first MIS element (QW11) formed on the semiconductor substrate, utilizing either the drain (3) or the source (4) of the first MIS element (QW11) and the second MIS element (QR11) formed above the first MIS element (QW11). 例文帳に追加

半導体基板(1)の一主面に形成された第1のMIS素子(Qw11)と、この第1のMIS素子(Qw11)のドレイン(3)及びソース(4)領域のいずれか一方の領域をゲートとして用い、かつ前記第1のMIS素子(Qw11)の上部に積み重ね形成された第2のMIS素子(QR11)とを有したことを特徴とするMIS型半導体装置。 - 特許庁

MIS FIELD-EFFECT TRANSISTOR例文帳に追加

MIS型電界効果トランジスタ - 特許庁

CABLE MIS-CONNECTION DETECTION SYSTEM例文帳に追加

ケーブル誤接続検出システム - 特許庁

LIGHT EMITTING ELEMENT HAVING MIS TYPE STRUCTURE例文帳に追加

MIS形構造発光素子 - 特許庁

MIS/MIM ELECTRON EMITTER例文帳に追加

MIS/MIM電子放出素子 - 特許庁

when casting a fishing net, to mis-cast 例文帳に追加

(漁網を)打つのに失敗する - EDR日英対訳辞書

METHOD OF EVALUATING MIS TYPE ELEMENT, EVALUATION ELEMENT FOR MIS TYPE ELEMENT例文帳に追加

MIS型素子の評価方法、MIS型素子の評価用素子 - 特許庁

MIS type semiconductor device and the semiconductor random access memory device application 例文帳に追加

MIS型半導体装置およびこれを用いた半導体ランダムアクセスメモリ装置 - 特許庁

METHOD FOR PRODUCING MIS LAMINATED STRUCTURE, AND MIS LAMINATED STRUCTURE例文帳に追加

MIS積層構造体の作製方法およびMIS積層構造体 - 特許庁

To resolve multithreading mis-speculation.例文帳に追加

マルチスレッド誤り投機を解消する。 - 特許庁

to mis-hit a ball 例文帳に追加

(ボールなどを)打とうとして失敗する - EDR日英対訳辞書

The invention uses a field-effect transistor FET including a MIS capacitor structure or MIS capacitor structure composed of a metallic layer, an insulating layer, and a semiconductor layer.例文帳に追加

本発明は、金属層、絶縁体層、半導体層より構成されるMISキャパシタ構造、或いは該MISキャパシタ構造を含む電界効果トランジスタFETを利用する。 - 特許庁

A single mis-step would be attended with serious consequences. 例文帳に追加

一歩を誤れば一大事となる - 斎藤和英大辞典

when forging a sword, to mis-strike it 例文帳に追加

(刀を)打ち鍛えるのに失敗する - EDR日英対訳辞書

GATE INSULATING LAYER OF MIS TYPE FET例文帳に追加

MIS型FETのゲート絶縁層 - 特許庁

MIS-CHUCK DETECTING DEVICE OF TRANSFER DEVICE例文帳に追加

トランスファ装置のミスチャック検出装置 - 特許庁

CONNECTOR HAVING MIS-INSERTION PREVENTION MECHANISM例文帳に追加

誤挿入防止機構を有するコネクタ - 特許庁

HEMT HAVING MIS STRUCTURE WITHIN例文帳に追加

MIS構造を内蔵するHEMT - 特許庁

METHOD OF MANUFACTURING MIS TYPE SEMICONDUCTOR DEVICE, AND MIS TYPE SEMICONDUCTOR DEVICE例文帳に追加

MIS型半導体装置の製造方法およびMIS型半導体装置 - 特許庁

MIS TRANSISTOR AND CMOS TRANSISTOR例文帳に追加

MISトランジスタ及びCMOSトランジスタ - 特許庁

An identical chip has the n-type MIS transistor and the p-type MIS transistor.例文帳に追加

同一チップ内にN型MISトランジスタ及びP型MISトランジスタを有する。 - 特許庁

MIS-ERASING PREVENTION PLUG AND TAPE CARTRIDGE例文帳に追加

誤消去防止プラグおよびテープカートリッジ - 特許庁

The semiconductor device includes a first MIS transistor and a second MIS transistor.例文帳に追加

半導体装置は、第1のMISトランジスタと第2のMISトランジスタとを備える。 - 特許庁

An MIS type light emitting element is constituted similarly to an MIS type (MOS type) transistor.例文帳に追加

MIS型発光素子は、MIS型(MOS型)トランジスタと同様に構成される。 - 特許庁

MIS TRANSISTOR AND ITS MANUFACTURING METHOD例文帳に追加

MISトランジスタおよびその製造方法 - 特許庁

safeguards in management information systems 例文帳に追加

経営情報システム(MIS)における安全保護 - コンピューター用語辞典

safeguards in management information systems. 例文帳に追加

経営情報システム(MIS)における安全保護 - コンピューター用語辞典

MIS TRANSISTOR AND MANUFACTURE THEREOF例文帳に追加

MIS型トランジスタ及びその製造方法 - 特許庁

A semiconductor random access memory device with the characteristics of having the matrix of memory cells (C11) that includes the first MIS element (QW11), the drain (3) or the source (4) of the first MIS element (QW11) and the second MIS element (QR11) formed above the first MIS element (QW11), gate input capacity information storage capacitor (CS11) for the second MIS element (QW11). In the matrix of the memory array, the drain of the said first MIS element (QW11) electrically connected to the drain of the second MIS element (QW11), connecting so that the data line (D1) orthogonally to sense (S1) and word (W1) lines of the each memory cell of the array. 例文帳に追加

第1のMIS素子(Qw11)と、第1のMIS素子(Qw11)のソース及びドレインのいずれか一方の領域をゲートとして用いて前記第1のMIS素子(Qw11)の上に積み重ね形成された第2のMIS素子(QR11)と、この第2のMIS素子(QR11)のゲート入力容量である情報蓄積用のキャパシタ(Cs11)とを有したメモリセル(C11)をマトリックス状に配列したメモリアレイにおいて前記第1のMIS素子(Qw11)のドレインを第2のMIS素子(QR11)のドレインと電気的に結合して、……、データ線(D1)をメモリアレイの各メモリセル間にセンス線(S1)及びワード線(W1)に直交するように配線することを特徴とする半導体ランダムアクセスメモリ装置。 - 特許庁

METHOD OF FORMING MIS SEMICONDUCTOR DEVICE例文帳に追加

MIS型半導体装置の作製方法 - 特許庁

MANUFACTURING METHOD FOR MIS TYPE SEMICONDUCTOR DEVICE例文帳に追加

MIS型半導体装置の製造方法 - 特許庁

MANUFACTURE OF MIS-TYPE SEMICONDUCTOR DEVICE例文帳に追加

MIS型半導体装置の作製方法 - 特許庁

MIS TRANSISTOR AND MANUFACTURING METHOD THEREOF例文帳に追加

MIS型トランジスタおよびその製造方法 - 特許庁

MIS TRANSISTOR AND MANUFACTURE THEREOF例文帳に追加

MIS型トランジスタおよびその製造方法 - 特許庁

To provide a laser mis-lighting preventing circuit that prevents mis- emission of a laser beam used for recording data of a digital camera.例文帳に追加

デジタルカメラのデータ記録に用いられるレーザー光の誤照射を防止すること。 - 特許庁

MIS-DETECTION PREVENTION DEVICE AT COIN SELECTOR, AND COIN SELECTOR PROVIDED WITH MIS-DETECTION PREVENTION DEVICE例文帳に追加

コインセレクタにおける誤検知防止装置及び誤検知防止装置を備えたコインセレクタ - 特許庁

This memory cell is composed of two MIS elements forming specific circuit in the memory cell circuit and a capacitor in which the first MIS element (QW11) and the second MIS element (QR11) formed above the former, further the either the source or drain of the first MIS element (QW11) is made function as the gate to the second MIS element (QR11) carrying a capacitor (CS11) thereby achieving a semiconductor random access memory device which is simplified. 例文帳に追加

特定のメモリセル回路を構成する2個のMIS素子と1個の情報蓄積用キャパシタとよりなるメモリセルを、第1のMIS素子(Qw11)と、この上に積み重ね形成され、かつ、第1のMIS素子(Qw11)のソース及びドレインのいずれか一方の領域をゲートとした第2のMIS素子(QR11)と、第2のMIS素子(QR11)のゲート部分に寄生する容量(Cs11)とで構成しているので、複雑な素子構造をなくした半導体ランダムアクセスメモリ装置を達成できる。 - 特許庁

POWER TOOL, SAW BLADE, DRIVING MECHANISM, MIS-MOUNTING PREVENTING MECHANISM AND MIS-MOUNTING JUDGING METHOD例文帳に追加

動力工具、鋸刃、駆動機構部、誤装着防止機構、誤装着判断方法 - 特許庁

The semiconductor device includes an n-type MIS transistor and a p-type MIS transistor.例文帳に追加

半導体装置は、n型MISトランジスタ及びp型MISトランジスタとを備えている。 - 特許庁

例文

A semiconductor device includes the n-type MIS transistor and the p-type MIS transistor.例文帳に追加

半導体装置は、n型MISトランジスタとp型MISトランジスタとを備えている。 - 特許庁




  
EDR日英対訳辞書
Copyright © National Institute of Information and Communications Technology. All Rights Reserved.
  
JESC: Japanese-English Subtitle Corpus映画・海外ドラマ英語字幕翻訳辞書のコンテンツは、特に明示されている場合を除いて、次のライセンスに従います:
Creative Commons Attribution-ShareAlike 4.0 International (CC BY-SA 4.0)
  
コンピューター用語辞典
Copyright (C) 1994- Nichigai Associates, Inc., All rights reserved.
  
斎藤和英大辞典
Copyright (C) 1994- Nichigai Associates, Inc., All rights reserved.
「斎藤和英大辞典」斎藤秀三郎著、日外アソシエーツ辞書編集部編
  
Copyright © Japan Patent office. All Rights Reserved.
  
Copyright © Japan Patent office. All Rights Reserved.
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する
英→日 日→英
こんにちは ゲスト さん

ログイン

Weblio会員(無料)になると

会員登録のメリット検索履歴を保存できる!

会員登録のメリット語彙力診断の実施回数増加!

無料会員に登録する

©2026 GRAS Group, Inc.RSS